WikiDer > Петля с задержкой

Delay-locked loop
Задержка lock loop.png

В электронике петля с задержкой (DLL) представляет собой цифровую схему, похожую на ФАПЧ (ФАПЧ), главное отличие - отсутствие внутреннего генератор, управляемый напряжением, заменена линией задержки.

DLL может использоваться для изменения фазы тактового сигнала (сигнал с периодический форма волны), обычно для увеличения часы восходят-к-вывод данных действителен временные характеристики интегральные схемы (Такие как DRAM устройств). DLL также можно использовать для восстановление часов (CDR). Снаружи DLL можно рассматривать как вентиль с отрицательной задержкой, помещенный в тактовый тракт цифровой схемы.

Основным компонентом DLL является цепочка задержки, состоящая из множества вентилей задержки, соединенных выходом-входом. Вход цепочки (и, следовательно, DLL) подключен к часам, которые должны иметь отрицательную задержку. К каждому этапу цепочки задержки подключен мультиплексор; селектор этого мультиплексора автоматически обновляется схемой управления для создания эффекта отрицательной задержки. Выход DLL - это результирующий тактовый сигнал с отрицательной задержкой.

Контур блокировки с задержкой - это линия с переменной задержкой, задержка которой привязана к длительности периода опорных часов.
В зависимости от элемента обработки сигнала в контуре (плоский усилитель или интегратор),
Цикл DLL может быть 0-го порядка типа 0 или 1-го порядка типа 1.

Другой способ увидеть разницу между DLL и PLL состоит в том, что DLL использует блок переменной фазы (= задержка), а PLL - блок переменной частоты.

DLL сравнивает фазу своего последнего выхода с входными часами, чтобы сгенерировать сигнал ошибки, который затем интегрируется и передается обратно в качестве управления всем элементам задержки. Интеграция позволяет обнулить ошибку, сохраняя при этом управляющий сигнал. и, следовательно, задержки там, где они должны быть для фазовой синхронизации. Поскольку управляющий сигнал напрямую влияет на фазу, это все, что требуется.

ФАПЧ сравнивает фазу своего генератора с входящим сигналом, чтобы генерировать сигнал ошибки, который затем интегрируется, чтобы создать управляющий сигнал для генератор, управляемый напряжением. Управляющий сигнал влияет на частоту генератора, а фаза является интегралом частоты, поэтому второе интегрирование неизбежно выполняется самим генератором.

На жаргоне систем управления DLL представляет собой цикл на один шаг ниже по порядку и по типу по сравнению с PLL, потому что в нем отсутствует коэффициент 1 / с в управляемом блоке: линия задержки имеет функцию перехода по фазе / фазе. -в этом просто константа, передаточная функция VCO вместо GVCO/ с. В сравнении, сделанном в предыдущих предложениях (которые соответствуют рисунку, где используется интегратор, а не плоское усиление), DLL представляет собой цикл 1-го порядка и типа 1, а ФАПЧ 2-го порядка и типа 2. Без После интеграции сигнала ошибки DLL будет 0-го порядка и типа 0, а PLL 1-го порядка и типа 1.

Количество элементов в цепочке задержки должно быть четным, иначе рабочий цикл часов на промежуточных узлах цепи может стать нерегулярным.

Если бы 2N +1 было -нечетным количеством ступеней, 50% -ный рабочий цикл стал бы временами N / (2N + 1), временами (N + 1) / (2N + 1), после дрожания сигнал ошибки около значения, соответствующего идеальной блокировке.

Называя 2N числом этапов цепочки DLL, легко увидеть, что приведенный выше рисунок изменился бы с DLL на PLL, привязанный к той же фазе и частоте, если бы были внесены следующие изменения:

  • разделив на два количество ступеней
  • сделать одну из ступеней инвертирующей
  • подключение входа цепочки каскадов к ее выходу вместо опорных часов.

Результирующая цепочка становится кольцевым генератором с периодом, равным задержке предыдущей цепочки, и цикл синхронизируется с тем же опорным синхросигналом с тем же уровнем сигнала ошибки.

Порядок и тип цикла увеличиваются на единицу. Можно дополнительно отметить, что в случае, когда выбран интегратор вместо плоского усиления, получаемая система ФАПЧ нестабильна.

Фазовый сдвиг может быть указан либо в абсолютном выражении (в единицах логического элемента цепи задержки), либо как пропорция периода тактовой частоты, либо в обоих случаях.


Смотрите также

Рекомендации


Цикл задержки задержки был получен J.J. Спилкер-младший. и D.T. Magill, "Дискриминатор с задержкой-синхронизацией - оптимальное устройство слежения", Proc. IRE, vol.49, pp. 1403–1416, сентябрь 1961 г.