WikiDer > Altos Design Automation
Частный | |
Судьба | Приобретенный (10 мая 2011 г.) |
Преемник | Системы дизайна Cadence |
Штаб-квартира | Сан-Хосе, Калифорния, Соединенные Штаты |
Ключевые люди | Джим Макканни, генеральный директор и соучредитель Кен Ценг, технический директор и соучредитель Кевин Чоу, вице-президент по исследованиям и разработкам и соучредитель Венкунг Чу, архитектор НИОКР и соучредитель |
Интернет сайт | www |
Altos Design Automation, Inc. был автоматизация проектирования электроникисофтверная компания. Altos разработала и продала сотовые и полупроводникинтеллектуальная собственность (IP) инструменты характеризации, которые создавали представления библиотеки для времени, целостность сигнала анализ и оптимизация мощности.[1][2] Альтостолы были полностью автоматизированы, и компания заявила, что ее инструменты работают очень быстро. Инструменты Altos использовались инженерами, использующими как угловые, так и статистические процессы реализации проектирования, чтобы сократить время выхода на рынок и повысить доходность.[3][4]
Altos была основана в январе 2005 года в Санта-Кларе, Калифорния, бывшими сотрудниками Cadence Design Systems. Все члены команды работали в CadMOS, где отвечали за разработку инструментов анализа целостности сигналов для разработчиков цифровых ИС на уровне ячеек и транзисторов. В мае 2011 года Altos была приобретена Cadence.[5]
Товары
Разнообразие создает статистические модели ячеек синхронизации, которые представляют нелинейное влияние любого количества систематических и случайных вариаций параметров. Все данные синхронизации библиотеки характеризуются вариативностью, включая задержки, переходы, временные ограничения и емкости выводов. Разнообразие порождает статистический статический временной анализ (SSTA) модели для ряда коммерческих продуктов SSTA из одного цикла характеризации.
Освободить это автоматизированный инструмент для определения характеристик библиотеки для стандартных ячеек и входов / выходов, который обслуживает статические анализаторы времени. Liberate принимает список соединений Spice и подсхемы Spice и автоматически создает библиотеку охарактеризованных ячеек. Он поддерживает как модель составного источника тока (CCS), поддерживаемую Synopsys, так и модель эффективного источника тока (ECSM), поддерживаемую Cadence Design Systems.
Сноски
- ^ «Статистическое время получает импульс моделирования», EE Times, 2007-01-15.
- ^ «Инструмент характеризации помогает в создании SSTA-библиотеки» В архиве 2007-02-02 в Wayback Machine, EDN, 2007-01-15.
- ^ «Статистическая синхронизация оборотов для эпохи 45 нм», EE Times, 2006-07-03.
- ^ «Altos использует статистические временные модели» В архиве 2012-07-24 в Archive.today, Электронные новости, 2006-07-03.
- ^ Cadence приобретает Altos Design Automation
Рекомендации
- «Беседа у камина: Рик Люсьер и Джим Маккэнни», EDACafe, 2008-01-28.
- «Неудобная правда статистического дизайна», SCDsource, 2007-12-05.
- «Где стоимость в DFM? D или M?», Чип Дизайн, 2007-03-01.
- «Альтос закрывает 1,5 миллиона долларов, подписывает Джим Хоган», EE Times, 2007-01-05.
- «Фирма-партнер по стандартному формату библиотеки статистического анализа», EE Times, 2006-07-25.
- "Что нового в DAC?", EE Times, 2006-07-17.
- «Стартап для« Освобождения »характеристики библиотеки», EE Times, 2006-07-03.