WikiDer > MCST-R1000
MCST R1000 Прототип ПЛИС | |
Общая информация | |
---|---|
Запущен | 2010[1] |
Разработано | MCST |
Общий производитель (и) | |
Спектакль | |
Максимум. ЦПУ тактовая частота | 750 МГц к 1ГГц |
ФСБ скорости | 2 Гбит / с |
Кеш | |
L1 тайник | 48 КБ |
Кэш L2 | 2 МБ |
Архитектура и классификация | |
Заявление | Встроенный |
Мин. размер элемента | 100 мм² |
Набор инструкций | SPARC V9 |
Физические характеристики | |
Ядра |
|
Пакет (ы) | |
История | |
Предшественник | MCST-R500S |
Преемник | MCST-R2000 |
В MCST R1000 (русский: МЦСТ R1000) является 64-битным микропроцессор разработан Московский Центр SPARC технологий (МЦСТ) и изготовлен TSMC.[2]
При разработке этот микропроцессор обозначался как МЦСТ-4Р.[1]
Особенности MCST R1000
- реализует SPARC V9 архитектура набора команд (ISA)
- четырехъядерный
- основные характеристики:
- в порядке, двойная выдача суперскалярный
- 7-ступенчатое целое число трубопровод
- 9-ступенчатая с плавающей точкой трубопровод
- ВИС расширения 1 и 2
- Умножать – накапливать единица измерения
- Кэш команд L1 16 КБ (паритет защита)
- Кэш данных L1 32 КБ (паритет защита)
- размер 7,6 мм2
- общий кэш L2 2 МБ (ECC защита)
- встроенный контроллер памяти
- интегрированный ccNUMA контролер
- 1 ГГц тактовая частота
- 90 нм процесс
- размер матрицы 128 мм2
- ~ 150 миллионов транзисторов
- потребляемая мощность 15Вт
Рекомендации
- ^ а б «Участие ЗАО« МЦСТ »и ОАО« ИНЭУМ им.И.С.Брука »в международной выставке« ChipExpo - 2011 »(итоги участия)», Архивная копия Новости (на русском), MCST, заархивировано из оригинал на 2011-05-11, получено 2011-12-06CS1 maint: заархивированная копия как заголовок (связь)
- ^ Система на кристалле "МЦСТ-4R" (на русском), MCST, получено 2011-11-18