WikiDer > MCST-R500S
Общая информация | |
---|---|
Запущен | 2007 |
Разработано | Московский Центр SPARC технологий (МЦСТ) |
Общий производитель (и) | |
Спектакль | |
Максимум. ЦПУ тактовая частота | 500 МГц |
Архитектура и классификация | |
Набор инструкций | SPARC V8 |
Физические характеристики | |
Ядра |
|
В MCST R500S (русский: МЦСТ R500S) является 32-битным система на кристалле, разработан Московский Центр SPARC технологий (МЦСТ) и изготовлен TSMC.
Особенности MCST R500S
- реализует SPARC V8 архитектура набора команд (ISA)
- двухъядерный
- два ядра могут работать в избыточность для повышения надежности системы.
- основные характеристики:
- в порядке, единичный выпуск
- 5-ступенчатое целое число трубопровод
- 7-ступенчатая с плавающей точкой трубопровод
- Кэш команд L1 16 КБ
- Кэш данных L1 32 КБ
- общий кэш L2 512 КБ
- интегрированные контроллеры:
- 500 МГц тактовая частота
- 130 нм процесс
- размер матрицы 100 мм2
- ~ 45 миллионов транзисторов
- потребляемая мощность 5Вт