WikiDer > Ворота XOR

XOR gate
ВХОДВЫХОД
АBXOR B
000
011
101
110
CMOS XOR ворота

Ворота XOR (иногда EOR, или же EXOR и произносится как Эксклюзивный или) является цифровым логический вентиль который дает истинный (1 или ВЫСОКИЙ) выход, когда количество истинных входов нечетное. Шлюз XOR реализует Эксклюзивный или; то есть, истинный результат получается, если один и только один из входов в вентиль истинен. Если оба входа ложны (0 / LOW) или оба верны, результат будет ложным. XOR представляет функцию неравенства, т. Е. Вывод истинен, если входы не похожи, в противном случае вывод ложен. Способ запомнить XOR - это «должен быть один или другой, но не оба».

XOR также можно рассматривать как дополнение по модулю 2. В результате вентили XOR используются для реализации двоичного сложения в компьютерах. А полусумматор состоит из логического элемента XOR и И ворота. Другие применения включают вычитатели, компараторы и управляемые инверторы.[1]

В алгебраические выражения или же или же все представляют собой ворота XOR со входами А и B. Поведение XOR описано в таблица истинности показано справа.

Символы

Есть три схематических символа для вентилей XOR: традиционные символы ANSI и DIN и IEC символ. В некоторых случаях символ DIN используется с ⊕ вместо ≢. Для получения дополнительной информации см. Символы логических вентилей.

XOR ANSI.svgXOR DIN.svgXOR IEC.svg
Условное обозначение ANSI XORСхематическое обозначение DIN XORСхематический символ IEC XOR

В логические символы ⊕, Jpq, и ⊻ может использоваться для обозначения операции XOR в алгебраических выражениях.

C-подобные языки использовать каретка символ ^ для обозначения побитового XOR. (Обратите внимание, что каретка не обозначает логическое соединение (И) в этих языках, несмотря на схожесть символа.)

Подключение логики прохода

Элемент XOR может быть построен с использованием МОП-транзисторы. Вот схема пройти транзисторную логику реализация шлюза XOR.[2][3][4][5][6]

Передаточный шлюз. Логическая схема шлюза XOR.

Примечание: резистор «Rss» предотвращает шунтирование тока напрямую от «A» и «B» к выходу. Без него, если схема, которая обеспечивает входы A и B, не имеет надлежащей способности к управлению, выход может не качаться от рельса к рельсу или сильно ограничен по скорости нарастания. Резистор «Rss» также ограничивает ток от Vdd до земли, что защищает транзисторы и экономит энергию при переходе транзисторов между состояниями.

Аналитическое представление

аналитическое представление логического элемента XOR:

является альтернативным аналитическим представлением.

Альтернативы

Схема ворот XOR с использованием трех смешанных ворот

Если вентиль определенного типа недоступен, схема, реализующая ту же функцию, может быть построена из других доступных вентилей. Схема, реализующая функцию XOR, может быть тривиально построена из XNOR ворота за которым следует НЕ ворота. Если рассмотреть выражение , мы можем построить Ворота XOR схема напрямую с помощью И, ИЛИ и НЕ ворота. Однако для этого подхода требуется пять ворот трех разных типов.

В качестве альтернативы, если доступны другие ворота, мы можем подать заявку Булева алгебра преобразовывать как указано выше, и применить закон де Моргана до последнего срока, чтобы получить который может быть реализован с использованием только трех ворот, как показано справа.

An Ворота XOR схему можно сделать из четырех Ворота NAND. Фактически, и NAND, и Ворота NOR так называемые «универсальные ворота», и любая логическая функция может быть построена из Логика NAND или же НИ логика один. Если четыре Ворота NAND заменены на Ворота NOR, это приводит к XNOR ворота, который можно преобразовать в Ворота XOR инвертируя выход или один из входов (например, с пятым Ворота NOR).

Желаемые воротаКонструкция NANDСтроительство NOR
XOR ANSI Labelled.svgXOR из NAND.svgXOR из NOR 2.svg

Альтернативный вариант - пять Ворота NOR в топологии, которая подчеркивает построение функции из , отмечая от закон де Моргана который Ворота NOR инвертированный вход И ворота. Другой альтернативный вариант - пять Ворота NAND в топологии, которая подчеркивает построение функции из , отмечая от закон де Моргана который Ворота NAND инвертированный вход ИЛИ ворота.

Желаемые воротаКонструкция NANDСтроительство NOR
XOR ANSI Labelled.svgXOR из NAND 2.svgXOR из NOR.svg

Для конструкций NAND верхнее расположение требует меньше вентилей. Для конструкций NOR нижняя компоновка предлагает преимущество более короткой задержки распространения (временная задержка между изменением входа и изменением выхода).

Более двух входов

Буквальное толкование имени «исключающее ИЛИ» или наблюдение прямоугольного символа МЭК поднимает вопрос о правильном поведении с дополнительными входами. Если бы логический вентиль принимал три или более входных сигнала и выдавал истинный выход, если бы ровно один из этих входов был истинным, то это фактически было бы горячий детектор (и это действительно так только для двух входов). Однако на практике это реализуется редко.

Чаще всего считается, что последующие входы применяются через каскад двоичных операций исключающее ИЛИ: первые два сигнала подаются в логический элемент XOR, затем выход этого элемента подается во второй вентиль XOR вместе с третьим сигналом. и так далее для оставшихся сигналов. Результатом является схема, которая выводит 1, когда количество единиц на ее входах нечетно, и 0, когда количество входящих единиц четно. Это делает его практически полезным в качестве генератор четности или по модулю 2 сумматор.

Например, 74LVC1G386 Микрочип рекламируется как логический вентиль с тремя входами и реализует генератор четности.[7]

Приложения

Пример принципиальной схемы полусумматора
Пример полной схемы сумматора

Использует дополнительно

Логический вентиль XOR может использоваться как однобитовый сумматор который складывает любые два бита вместе для вывода одного бита. Например, если мы добавим 1 плюс 1 в двоичный, ожидаем двухбитного ответа, 10 (т.е. 2 в десятичной системе счисления). Поскольку конечный сумма бит в этом выводе достигается с помощью XOR, предшествующий нести бит рассчитывается с И ворота. Это главный принцип в Полусумматоры. Немного больше Полный сумматор цепь может быть объединена в цепочку, чтобы складывать более длинные двоичные числа.

Генератор псевдослучайных чисел

Генераторы псевдослучайных чисел (PRN), в частности Регистры сдвига с линейной обратной связью, определены с помощью операции "исключающее ИЛИ". Следовательно, подходящая установка логических элементов XOR может моделировать регистр сдвига с линейной обратной связью для генерации случайных чисел.

Корреляция и обнаружение последовательности

Ворота XOR производят 0 когда оба входа совпадают. При поиске определенного битового шаблона или последовательности PRN в очень длинной последовательности данных можно использовать серию вентилей XOR для параллельного сравнения строки битов из последовательности данных с целевой последовательностью. Количество 0 затем можно подсчитать выходные данные, чтобы определить, насколько хорошо последовательность данных соответствует целевой последовательности. Корреляторы используются во многих устройствах связи, таких как CDMA приемники и декодеры для исправления ошибок и канальных кодов. В приемнике CDMA корреляторы используются для извлечения полярности конкретной последовательности PRN из объединенного набора последовательностей PRN.

Коррелятор ищет 11010 в последовательности данных 1110100101 будет сравнивать входящие биты данных с целевой последовательностью при каждом возможном смещении, подсчитывая количество совпадений (нулей):

1110100101 (данные) 11010 (цель) 00111 (XOR) 2 нулевых бита 1110100101 11010 00000 5 нулевых битов 1110100101 11010 01110 2 нулевых бита 1110100101 11010 10011 2 нулевых бита 1110100101 11010 01000 4 нулевых бита 1110100101 11010 11111 0 нулевых битов Совпадения по смещению:. : :::::: ----------- 0 1 2 3 4 5

В этом примере наилучшее совпадение происходит, когда целевая последовательность смещена на 1 бит и все пять битов совпадают. При смещении на 5 бит последовательность в точности совпадает с обратной. Глядя на разницу между количеством единиц и нулей, которые выходят из банка вентилей XOR, легко увидеть, где происходит последовательность и инвертирована она или нет. Более длинные последовательности легче обнаружить, чем короткие.

Смотрите также

Рекомендации

  1. ^ Флетчер, Уильям (1980). Инженерный подход к цифровому дизайну. Прентис-Холл. п.98. ISBN 0-13-277699-5.
  2. ^ «Проектирование комбинационных логических вентилей в CMOS». п. 233
  3. ^ «Передача Gate XOR».
  4. ^ "XOR трансмиссии (крошечный XOR)" (через [1])
  5. ^ «Рисунок 3, Исключающее ИЛИ и исключающее ИЛИ».
  6. ^ «Транзисторная логика: исключающее ИЛИ затвора передачи» (стр.11)
  7. ^ 74LVC1G386 техническая спецификация